ОАО ИНТЕГРАЛ


Дизайн-центр ОАО "ИНТЕГРАЛ":Интегральные схемы: Интегральные микросхемы памяти

ИМС для телевидения и аудио
Интегральные микросхемы памяти

Обозначение

Прототип

Функцио-
нальное назначение

Основные характеристики

Тип корпуса

IN24LC08BN IN24LC08BD

24LC 08B

ЭСППЗУ 1024х8 бит с I2C интерфейсом

- Ucc=2,5...5,5 В(Ucc=1,8...5,5 В для IN24AA32AN, IN24AA32AD) 
- встроенный в кристалл умножитель напряжения 
- последовательная шина ввода/вывода 
- автоматическое приращение адреса слова 
- внутренний таймер для записи 
- 1 000 000 циклов стирания/записи на байт 
- два режима записи: режим записи по байту и страничный(16 байт) режим записи для минимизации общего времени записи 
- установка внутренней логики по включению пи тания 
- неограниченное количество циклов считывания 

2101.8-А 4303Ю.8-А

IN24LC16BN IN24LC16BD

24LC16B

ЭСППЗУ 2048х8 бит с I2C интерфейсом

2101.8-А 4303Ю.8-А

IN24AA32AN* IN24AA32AD*

24AA32

ЭСППЗУ 4096х8 бит с I2C интерфейсом

2101.8-А 4303Ю.8-А

INF8582EN-2

PCF8582Е

ЭСППЗУ 256х8 бит с I2C интерфейсом

- Ucc=4,5…5,5 В 
- Icc≤1,6 мА
- Последовательная шина ввода/вывода 
- Внутренний таймер для записи 
- 100000 циклов стирания/ записи

2101.8-А

INF8594EN

PCF8594E

ЭСППЗУ512x8 бит с I2C интерфейсом

- Ucc=4,5…,0 В
- Icc макс.  
в активном режиме 2,5 мA
в режиме хранения 10 мкA
- Внутренний таймер для записи
- 100000 циклов стирания/записи

2101.8-А

INA2586N

SDA2586

ЭСППЗУ1Кх8 бит с I2C интерфейсом

- Ucc=4,75…,25 В
- Icc≤20 мА
-10000 циклов стирания/записи

2101.8-А

Home Map

Back

Contact

Engl Russ

© Reseach & Design Center 2014